

# Práctica 3

Redes iterativas y unidad multifunción

## Objetivos



- Aprender a utilizar la sentencia generate.
- Aprender a utilizar genéricos para parametrizar el tamaño de los diseño en VHDL
- Aprender a crear paquetes (package) en VHDL.
- · Aprender a manejar operadores aritméticos de la librería numeric std.
- Optimizar la implementación de unidades funcionales.
- **Demostradores:** 
  - Red iterativa
  - Unidad Multifunción

## Objetivos



- Práctica 3.a: Red iterativa.
  - ∘Reconocedor del patrón "1X1".
- Práctica 3.b: Unidad multifunción.
  - OSumador, restador, MAX, MIN, ABS.
- Práctica 3.c: Apartado AVANZADO que haréis en el laboratorio.

## Especificación

Spec 1: La red iterativa debe calcular el número de veces que aparece el patrón 1x1 (siendo x cualquier valor binario) sin solapamiento en el vector de entrada del circuito.



- Spec 2: La red iterativa es un circuito combinacional. No posee ni señal de reloj ni de reset.
- Spec 3: El circuito tiene un puerto de entrada, din, de ancho parametrizable definido mediante un genérico.

## Especificación

- <u>Spec 4</u>: El circuito tiene un puerto de salida, num\_patterns, de un ancho parametrizable definido mediante un genérico. El puerto num\_pattern devuelve, en formato complemento a 2, el número de veces que aparece el patrón en din.
- **Spec 5**:

#### Estructura



```
[entity iterative_1d is
       generic (g_width_data : natural := 32;
                  g_width_count : natural := 5);
       port ( din
                                : in std logic vector(g width data-1 downto 0);
                num patterns : out std logic vector(g width count-1 downto 0);
  end iterative_1d;
                                                         din(1)
                  din(g_width_data-1)
                                                                                 din(0)
pattern(g_width_data) | pattern_out pattern_in
                                          pattern(2) pattern_out pattern_in pattern(1) pattern_out pattern_in
                         cell
                                                                                 cell
                                                         cell
                                          count(2) count_out
count(g width data)
                                                             count_in count(1) count_out
                   _lcount out
                             count in
                                                                                     count in
   num pattterns
```

#### Estructura





# Descripción de alto nivel

- Puerto count\_out. Número de veces que se ha detectado el patrón
- Puerto pattern\_out. Reconocimiento del patrón.
  - Cinco valores distintos: no\_pattern, first\_one, second\_one, second\_zero y pattern\_rec.

|             | d           |             |
|-------------|-------------|-------------|
| Pattern_in  | 0           | 1           |
| no_pattern  | no_pattern  | first_one   |
| first_one   | second_zero | second_one  |
| second_zero | no_pattern  | pattern_rec |
| second_one  | second_zero | pattern_rec |
| pattern_rec | no_pattern  | first_one   |

# Descripción VHDL de la celda

Definir los tipos de las señales internas

```
package definitions is
  type t_pattern is (no_pattern, first_one, second_one, second_zero, pattern_rec);
end package definitions;
```

Definir las señales externas

```
use work.definitions.all;
entity cell is
   generic ( g_width : natural := 32);
   port (d : in std_logic;
        pattern_in : in t_pattern;
        count_in : in unsigned(g_width-1 downto 0);
        pattern_out : out t_pattern;
        count_out : out unsigned(g_width-1 downto 0));
end cell;
```

# Descripción VHDL de la celda

Usaremos dos procesos y una sentencia asignación.

Este proceso determina la salida pattern\_cell

Este proceso determina la salida count\_out

pattern\_out <= pattern\_cell;</pre>

## Descripción VHDL de la red

Nuevos tipos en parte declarativa arquitectura

```
architecture struct of iterative_1d is
  type t_pattern_vector is array (g_width_data downto 0) of t_pattern;
  type t_count_vector is array (g_width_data downto 0) of unsigned(g_width_count-1 downto 0);
  <...>
end package definitions;
```

Definir las señales de interconexión

```
signal count : t_count_vector;
signal pattern : t_pattern_vector;
```

Usar la cláusula generate

#### Especificaciones

- La unidad multifunción es un circuito combinacional. No posee ni señal de reloj ni de reset.
- El circuito posee dos entradas de operandos en complemento a 2, op1 y op2, de ancho parametrizable.
- El circuito posee un puerto de control, sel, de ancho 3 bits que selecciona el tipo de operación a realizar sobre los dos operandos. Los valores son:

○ 000: suma ○ 101: max

○ 001: resta ○ 111: abs del dato op1

○ 100: min

#### Especificaciones

- En el caso de que el puerto sel tome un valor distinto de los enumerados anteriormente, la unidad realizará la operación de suma.
- El circuito posee una salida en complemento a 2, res, de ancho parametrizable.
- La entidad multifunction viene definida por el siguiente código VHDL:

#### Descripción VHDL

 Se definen constantes con los valores de sel para cada operación.

```
constant c_add : std_logic_vector(2 downto 0) := "000";
constant c_sub : std_logic_vector(2 downto 0) := "001";
constant c_min : std_logic_vector(2 downto 0) := "100";
constant c_max : std_logic_vector(2 downto 0) := "101";
constant c_abs : std_logic_vector(2 downto 0) := "110";
```

Usar la sentencia case para definir la funcionalidad

```
p_fu : process (sel, op1, op2) is
    begin
    case sel is
        <completar>
    end case;
end process p_pattern;
```